Electronics Information Service

組込みシステム技術者向け
オンライン・マガジン

MENU

SOLUTION

Microchipがエンタープライズおよびクラウド インターコネクト向けにポート アグリゲーションに対応した業界初のテラビット級セキュアEthernet PHYファミリを発表

2022.9.20  4:52 pm

Microchipがエンタープライズおよびクラウド インターコネクト向けにポート アグリゲーションに対応した業界初のテラビット級セキュアEthernet PHYファミリを発表

ハイブリッド ワークの普及とネットワークの地理的分布の拡大に起因するネットワーク インフラストラクチャの帯域幅拡大とセキュリティ強化の要求により、ボーダレス ネットワークは見直しを迫られています。650 Group社によると、AI/MLアプリケーション主導で、400G(ギガビット/秒)と800Gの合計ポート帯域幅は年率50%超で成長する事が予測されます。この飛躍的な成長は、単なるクラウド データセンターとテレコムサービス プロバイダのスイッチとルータの枠を超えてエンタープライズEthernetスイッチング プラットフォームに広がる112G PAM4接続への移行を促進しています。
Microchip Technology Inc.(東京都港区)は本日、META-DX2 Ethernet PHY(物理層)ポートフォリオにMETA-DX2+ PHYの新ファミリを導入することで、この市場の変化に対応すると発表しました。これらの製品は、エンタープライズEthernetスイッチ、セキュリティ電化製品、クラウド インターコネクト ルータ、光伝送システムが112G PAM4接続に移行する際に最小フットプリントを維持できるように、ラインレート1.6T(テラビット/秒)のエンドツーエンド暗号化とポート アグリゲーションを統合した業界初のソリューションです。
       
「4つの新しいMETA-DX2+ Ethernet PHYの導入は、弊社のMETA-DXリタイマおよびPHYポートフォリオを使った112G PAM4接続への業界の移行に対応するという弊社のコミットメントを裏付けるものです。META-DX2Lリタイマと併せて、今回、リタイマとギアボックスから先進PHY機能までコネクティビティの全ての要求に応えたチップセット一式を提供します」とMicrochip社通信部門担当副社長のBabak Samimiは述べています。
「ハードウェアとソフトウェアの両方でフットプリント互換性を確保しており、企業、データセンター、サービス プロバイダのスイッチおよびルータシステム全体のアーキテクチャ設計を、必要な分のみの支払いで先進機能が使えるソフトウェア サブスクリプション モデルによってご利用頂けます。提供する先進機能には、エンドツーエンド セキュリティ、マルチレート ポート アグリゲーション、高精度タイムスタンプ生成が含まれます。」
       
META-DX2+の構成可能な1.6Tデータパス アーキテクチャは、2倍の総合ギアボックス性能と独自のShiftIO機能によって実現されたヒットレス2:1保護スイッチ マルチプレックス モードによって、他社製品をしのぎます。柔軟なXpandIOポート アグリゲーション機能は、低速トラフィックに対応する場合のルータ/スイッチポートの利用効率を最適化します。また本デバイスは、5Gと企業の業務に不可欠なサービスで必要な高精度ナノ秒タイムスタンプ生成のためのIEEE 1588 Class C/D PTP(高精度時間プロトコル)に対応しています。Microchip社の暗号化機能付きフットプリント互換リタイマおよび先進PHYポートフォリオを使うと、共通の基板設計とSDK(ソフトウェア開発キット)に基づいてMACsecとIPsecを設計に追加できます。
        
META-DX2+の差別化機能には以下が含まれます。

・デュアル800GbE、クワッド400GbE、16x 100/50/25/10/1GbE MAC/PHY
・パケット プロセッサから暗号化の負荷を取り除く1.6T MACsec/IPsecエンジンを内蔵しているため、エンドツーエンド セキュリティによってシステムの帯域幅をさらに簡単に拡張可能
・同じ1.6Tギアボックスおよびヒットレス2:1マルチプレックス モードの実現にデバイスを2つ必要とする競合のソリューションに比べ基板面積を20%以上節約
・XpandIOにより、エンタープライズ プラットフォーム向けに最適化された高速Ethernetインターフェイス上で低速Ethernetクライアントのポート アグリゲーションが可能
・ShiftIO機能と、柔軟な設定が可能な内蔵クロスポイントを組み合わせる事で、外部スイッチ、プロセッサ、光モジュール間の柔軟な接続が可能
・48または32のLR (Long Reach)対応112G PAM4 SerDesを備えたデバイス バリアント(消費電力と性能が最適化されるように設定可能)
・Ethernet、OTN、Fibre Channel、AI/MLアプリケーション向けの独自データレートをサポート
       
「業界が高集積ルータおよびスイッチ向けに112G PAM4シリアル エコシステムへと移行するにつれて、ラインレートでの暗号化とポート容量の有効利用がますます重要になってきました」と650 Group社の設立者兼テクノロジ アナリストのAlan Weckel氏は述べています。
「Microchip社のMETA-DX2+ファミリは、MACsecおよびIPsec暗号化、ポート アグリゲーションによるポート容量の最適化、ルータ/スイッチのシリコンとマルチレート400Gおよび800G光モジュールとの柔軟な接続を実現する上で重要な役割を果たします。」
      
・開発ツール
Microchip社のMETA-DX2ファミリ用第2世代Ethernet PHY SDKは、フィールドで実証済みのAPIライブラリとファームウェアによって開発コストを低減します。本SDKは、本製品ファミリの全てのMETA-DX2LおよびMETA-DX2+ PHYデバイスをサポートしています。OCP (Open Compute Project) SAI (Switch Abstraction Interface) PHY拡張に対応する事で、SAIをサポートする幅広いNOS (Network Operating System)において、META-DX2 PHYのNOSに依存しないサポートを可能にしています。
         
Microchip Technology社
http://www.microchip.com/